XC7A100T-2FGG676C – Nā Kaapuni i hoʻohui ʻia, Hoʻokomo ʻia, Nā ʻīpuka ʻīpuka Programmable kahua.
Huahana Huahana
ANO | HOIKE |
waeʻano | Nā Kaapuni Hoʻohui (IC) |
mea hana | AMD |
moʻo | Artix-7 |
kāʻei | pā |
Kūlana huahana | ʻeleu |
Hiki ke hoʻolālā ʻia ʻo DigiKey | ʻAʻole hōʻoia |
Helu LAB/CLB | 7925 |
Ka helu o nā mea hoʻonaʻauao / ʻāpana | 101440 |
Huina helu o ka RAM bits | 4976640 |
Ka helu o I/Os | 300 |
Voltage - lako mana | 0.95V ~ 1.05V |
ʻAno hoʻokomo | ʻAno hoʻopili i luna |
Hana wela | 0°C ~ 85°C (TJ) |
Pūʻolo/Hāle | 676-BGA |
Hoʻopili ʻāpana mea kūʻai aku | 676-FBGA (27x27) |
Helu haku huahana | XC7A100 |
Nā waihona & Media
ANO WAIWAI | LINK |
Pepa ʻikepili | Pepa ʻikepili FPGA Artix-7 |
Nā hui aʻo huahana | Manaʻo Series 7 Xilinx FPGAs me TI Power Management Solutions |
ʻIke pili kaiapuni | Xiliinx RoHS palapala |
Nā huahana i hōʻike ʻia | Artix®-7 FPGA |
kükohu EDA | XC7A100T-2FGG676C na Ultra Librarian |
Errata | XC7A100T / 200T Kuhi hewa |
Hoʻokaʻawale ʻana i nā kikoʻī o ke kaiapuni a me nā mea hoʻopuka
HOOLAHA | HOIKE |
kūlana RoHS | Kūlike me ke kuhikuhi ROHS3 |
ʻO ka pae hoʻohaʻahaʻa haʻahaʻa (MSL) | 3 (168 hola) |
kūlana REACH | ʻAʻole pili i ka ʻōlelo kikoʻī REACH |
ECCN | 3A991D |
HTSUS | 8542.39.0001 |
Nā noi ʻoihana no nā FPGA
Pūnaehana hoʻokaʻawale wikiō
I nā makahiki i hala iho nei, ua hoʻohana nui ʻia nā ʻōnaehana hoʻokele nui, a ke hoʻomaikaʻi mālie nei ka pae o ka ʻenehana hoʻokaʻawale wikiō e pili ana iā lākou, ua hoʻokomo ʻia ka ʻenehana me kahi hōʻike stitching multi-screen e hōʻike i kahi hōʻailona wikiō i ke ala āpau, ma pono kekahi e hoʻohana i kahi hiʻohiʻona hōʻike pale nui i hoʻohana nui ʻia.
Me ka holomua o ka 'enehana, wikiō segmentation 'enehana ua lohi oo e hālāwai me ka pono kumu o kanaka no ka maopopo wikiō kiʻi, FPGA chip lako lako mea kūikawā kūikawā, 'oe hiki ke hoʻohana i ka pre-edited logic structure file e hoʻoponopono i ka hale o loko, ka hoʻohana. o nā faila i hoʻopaʻa ʻia e hoʻoponopono i ka pilina a me ka wahi o nā ʻāpana logic like ʻole, ka mālama pono ʻana i ke ala laina ʻikepili, kona hiki ke hoʻololi a me ka hoʻololi ʻana e hoʻomaʻamaʻa i ka mea hoʻohana.I ka hoʻoili ʻana i nā hōʻailona wikiō, hiki i ka chip FPGA ke hoʻohana piha i kona wikiwiki a me kona ʻano e hoʻokō ai i nā ʻenehana ping-pong a me ka pipelining.I ke kaʻina hana o ka pilina o waho, hoʻohana ka chip i ka pilina parallel data e hoʻonui i ka laulā o ka ʻike kiʻi a hoʻohana i nā hana loiloi kūloko e hoʻonui i ka wikiwiki o ka hoʻoili kiʻi.Loaʻa ka mana o ka hoʻoili kiʻi a me nā mea hana ʻē aʻe ma o nā hale huna a me ka hoʻokele uaki.Aia ka puʻupuʻu FPGA i ka puʻuwai o ka hoʻolālā hoʻolālā holoʻokoʻa, e hoʻopili ana i ka ʻikepili paʻakikī a me ka unuhi ʻana a me ka mālama ʻana, a ke pāʻani nei hoʻi i kahi kuleana i ka mana holoʻokoʻa e hōʻoia i ka hana paʻa o ka ʻōnaehana.Eia kekahi, ʻokoʻa ka hoʻoili ʻana i ka ʻike wikiō mai nā ʻikepili ʻē aʻe a koi i ka chip e loaʻa i nā ʻāpana logic kūikawā a me nā ʻāpana RAM a i ʻole FIFO e hōʻoia i ka hoʻonui ʻana i ka wikiwiki o ka hoʻouna ʻana i ka ʻikepili.
Hoʻopaneʻe ʻikepili a me ka hoʻolālā mālama
Loaʻa i nā FPGA nā ʻāpana kikohoʻe hiki ke hoʻopaneʻe ʻia a loaʻa iā ia ka laulā o nā noi i nā ʻōnaehana kamaʻilio a me nā mea uila like ʻole, e like me nā ʻōnaehana kamaʻilio synchronous, nā ʻōnaehana helu manawa, a me nā mea ʻē aʻe. ala, a me nā mea ʻē aʻe, kahi e hoʻokō nui ʻia ai ke ʻano hoʻomanaʻo me ka hoʻohana ʻana i ka RAM o FPGA a i ʻole FIFO.
ʻO ka hoʻohana ʻana i nā FPGA e heluhelu a kākau i ka ʻikepili pili kāleka SD hiki ke hoʻokumu ʻia i nā pono algorithm kikoʻī o ka puʻupuʻu FPGA haʻahaʻa e hoʻokō i ka papahana, ʻoi aku nā loli maoli e hoʻokō i nā hana heluhelu a kākau i hoʻonui mau ʻia.Pono wale kēia ʻano i ka hoʻohana ʻana i ka chip e loaʻa ai ka mana kūpono o ke kāleka SD, e hōʻemi nui ana i ke kumukūʻai o ka ʻōnaehana.
ʻoihana kamaʻilio
ʻO ka maʻamau, ʻo ka ʻoihana kamaʻilio, me ka noʻonoʻo ʻana i nā mea āpau e like me ke kumukūʻai a me ka hana ʻana, ʻoi aku ka nui o ka hoʻohana ʻana i nā FPGA ma nā wahi i kiʻekiʻe ka helu o nā hāmeʻa terminal.ʻOi aku ka maikaʻi o nā kahua kahua no ka hoʻohana ʻana i nā FPGA, kahi kokoke i kēlā me kēia papa e pono e hoʻohana i kahi chip FPGA, a ʻoi aku ka kiʻekiʻe o nā hiʻohiʻona a hiki ke mālama i nā protocol kino paʻakikī a loaʻa ka mana loiloi.Ma ka manawa like, e like me ka papa loulou pili pono o ka base station, pono e hoʻonui pinepine ʻia ka ʻāpana protocol o ka papa kino, a ʻoi aku ka kūpono no ka ʻenehana FPGA.I kēia manawa, hoʻohana nui ʻia nā FPGA i ka wā mua a me ka waena o ke kūkulu ʻana i ka ʻoihana kamaʻilio, a ua hoʻololi mālie ʻia e nā ASIC ma kahi pae hope.
Nā noi ʻē aʻe
Hoʻohana nui ʻia nā FPGA i ka palekana a me nā noi ʻoihana, no ka laʻana, ka hoʻopili wikiō a me ka decoding protocols i ke kahua palekana hiki ke hana ʻia me ka hoʻohana ʻana i nā FPGA i ke kaʻina o ka loaʻa ʻana o ka ʻikepili mua a me ka mana logic.Hoʻohana ʻia nā FPGA liʻiliʻi liʻiliʻi ma ka ʻoihana ʻoihana e hoʻokō i ka pono o ka maʻalahi.Eia kekahi, hoʻohana nui ʻia nā FPGA i ka pūʻali koa a me ka ʻāpana aerospace ma muli o ko lākou hilinaʻi kiʻekiʻe.I ka wā e hiki mai ana, me ka hoʻomaikaʻi mau ʻana o ka ʻenehana, e hoʻomaikaʻi ʻia nā kaʻina hana kūpono, a e loaʻa i nā FPGA kahi manaʻo noiʻi ākea i nā ʻoihana hou e like me ka ʻikepili nui.Me ke kūkulu ʻana i nā pūnaewele 5G, e hoʻohana ʻia nā FPGA i nā helu he nui i ka wā mua, a ʻo nā kahua hou e like me ke akamai artificial e ʻike hou aku i ka hoʻohana ʻana i nā FPGA.
I Pepeluali 2021, ua kapa ʻia nā FPGA, hiki ke kūʻai ʻia a laila hoʻolālā ʻia, "nā ʻāpana āpau".ʻO ka hui, kekahi o nā ʻoihana mua loa i hoʻomohala kūʻokoʻa, hana nui a kūʻai aku i nā chips FPGA kumu nui, ua hoʻopau i kahi hoʻopukapuka 300 miliona yuan i kahi hanauna hou o ka home FPGA chip R&D a me ka hana ʻenehana ma Yizhuang.