XCVU9P-2FLGB2104I – Nā Kaapuni i hoʻohui ʻia, Hoʻokomo ʻia, ʻĀpana Programmable Gate Array
Huahana Huahana
ANO | HOIKE | KOHO |
Māhele | Nā Kaapuni Hoʻohui (IC) | |
ʻO Mfr | AMD | |
moʻo | Virtex® UltraScale+™ | |
Pūʻolo | pā | |
Kūlana Huahana | ʻeleu | |
ʻO DigiKey Programmable | ʻAʻole i hōʻoia ʻia | |
Ka helu o nā LAB/CLB | 147780 | |
Ka helu o nā Elements Logic / Cells | 2586150 | |
Huina RAM Bits | 391168000 | |
Ka helu o I/O | 702 | |
Voltage - Hoʻolako | 0.825V ~ 0.876V | |
ʻAno kau ʻana | Mauna ʻili | |
Ka Mahana Hana | -40°C ~ 100°C (TJ) | |
Pūʻolo / hihia | 2104-BBGA, FCBGA | |
Pūʻolo Mea Mea Hoʻolako | 2104-FCBGA (47.5x47.5) | |
Helu Huahana Kumu | XCVU9 |
Palapala & Media
ANO WAIWAI | LINK |
Pepa ʻikepili | Pepa ʻikepili Virtex UltraScale+ FPGA |
ʻIkepili Kaiapuni | Xiliinx RoHS palapala |
Nā Hoʻohālike EDA | XCVU9P-2FLGB2104I na Ultra Librarian |
Kaiapuni & Export Classification
HOOLAHA | HOIKE |
Kūlana RoHS | ROHS3 Hoʻokō |
ʻO ke kiʻekiʻe o ka naʻau (MSL) | 4 (72 hola) |
ECCN | 3A001A7B |
HTSUS | 8542.39.0001 |
Nā FPGA
ʻO FPGA (Field Programmable Gate Array) kahi hoʻomohala hou aʻe o nā polokalamu hiki ke hoʻolālā ʻia e like me PAL (Programmable Array Logic) a me GAL (General Array Logic).Ua puka mai ma ke ʻano he kaapuni semi-custom ma ke kahua o Application Specific Integrated Circuits (ASICs), e hoʻoponopono ana i nā hemahema o nā kaapuni maʻamau a lanakila i ka helu palena o nā ʻīpuka o nā polokalamu hiki ke hoʻonohonoho mua ʻia.
ʻAʻole ʻo ka hoʻolālā FPGA wale nō ke aʻo ʻana i nā chips, akā ʻo ka hoʻohana nui ʻana i nā hiʻohiʻona FPGA no ka hoʻolālā ʻana i nā huahana ma nā ʻoihana ʻē aʻe.ʻAʻole like me ASIC, hoʻohana nui ʻia nā FPGA i ka ʻoihana kamaʻilio.Ma o ka nānā ʻana o ka mākeke huahana FPGA honua a me nā mea hoʻolako e pili ana, i hui pū ʻia me ke kūlana maoli o kēia manawa ma Kina a me nā huahana FPGA alakaʻi i hiki ke loaʻa i ka alakaʻi hoʻomohala e hiki mai ana o ka ʻenehana kūpono, he kuleana koʻikoʻi i ka hoʻolaha ʻana i ka holomua holoʻokoʻa. o ka pae ʻepekema a me ka ʻenehana o Kina.
Ma ka hoʻohālikelike ʻana i ka hoʻohālike kuʻuna o ka hoʻolālā chip, ʻaʻole i kaupalena ʻia nā chips FPGA i ka noiʻi a me ka hoʻolālā ʻana i nā chips, akā hiki ke hoʻopaʻa ʻia no kahi ākea o nā huahana me kahi hiʻohiʻona chip kikoʻī.Mai ka manaʻo o ka hāmeʻa, ʻo ka FPGA ponoʻī ka mea i hoʻohui ʻia i loko o kahi kaapuni semi-customised, i loaʻa nā modula hoʻokele digital, nā ʻāpana i hoʻopili ʻia, nā ʻāpana huahana a me nā ʻāpana komo.Ma kēia kumu, pono e kālele i ka hoʻonui ʻana i ka chip FPGA chip, me ka hoʻohui ʻana i nā hana chip hou ma o ka hoʻomaikaʻi ʻana i ka hoʻolālā chip o kēia manawa, no laila e hoʻomaʻamaʻa i ka ʻōnaehana chip holoʻokoʻa a hoʻomaikaʻi i ka hana.
ʻano kumu:
Aia nā mea FPGA i kahi ʻano kaapuni semi-custom i nā kaapuni hoʻohui kūikawā, he mau papahana logic programmable a hiki ke hoʻoponopono pono i ka pilikia o ka helu kaapuni haʻahaʻa haʻahaʻa o nā hāmeʻa kumu.ʻO ka hoʻolālā kumu o FPGA e pili ana i nā polokalamu hoʻokomo a me nā ʻāpana hoʻopuka, nā poloka logic configurable, nā modula hoʻokele uʻi kikohoʻe, RAM block i hoʻokomo ʻia, nā kumu uea, nā cores paʻa i hoʻopaʻa ʻia, a me nā ʻāpana hana i hoʻokomo ʻia i lalo.Hoʻohana nui ʻia nā FPGA ma ke ʻano o ka hoʻolālā kaapuni kikohoʻe ma muli o kā lākou waiwai uea waiwai, ka hoʻonohonoho hou ʻana a me ka hoʻohui kiʻekiʻe, a me ka haʻahaʻa haʻahaʻa.ʻO ka holo hoʻolālā FPGA e pili ana i ka hoʻolālā algorithm, ka simulation code a me ka hoʻolālā ʻana, ka debugging papa, ka mea hoʻolālā a me nā koi maoli e hoʻokumu i ka algorithm architecture, e hoʻohana iā EDA e hoʻokumu i ka hoʻolālā hoʻolālā a i ʻole HD e kākau i ke code hoʻolālā, e hōʻoia ma o ka simulation code Ua hui ka hopena hoʻolālā. ʻO nā koi maoli, a ma hope e hoʻokō ʻia ka debugging pae papa, me ka hoʻohana ʻana i ke kaapuni hoʻonohonoho e hoʻoiho i nā faila kūpono i ka chip FPGA e hōʻoia i ka hana maoli.