kauoha_bg

huahana

ʻO nā pahu IC kaapuni hoʻohui hoʻokahi wahi kūʻai EPM240T100C5N IC CPLD 192MC 4.7NS 100TQFP

wehewehe pōkole:


Huahana Huahana

Huahana Huahana

Huahana Huahana

ANO HOIKE
Māhele Nā Kaapuni Hoʻohui (IC)  Hoʻokomo ʻia  Nā CPLD (Nā Mea Hana Loko Paʻapili Paʻakikī)
ʻO Mfr Intel
moʻo MAX® II
Pūʻolo
Pūʻolo maʻamau 90
Kūlana Huahana ʻeleu
ʻAno polokalamu Ma System Programmable
Manawa hoʻopaneʻe tpd(1) Max 4.7 ns
Hoʻolako Voltage – Loko 2.5V, 3.3V
Ka helu o nā ʻElemu Logic/Blocks 240
Ka helu o nā Macrocells 192
Ka helu o I/O 80
Ka Mahana Hana 0°C ~ 85°C (TJ)
ʻAno kau ʻana Mauna ʻili
Pūʻolo / hihia 100-TQFP
Pūʻolo Mea Mea Hoʻolako 100-TQFP (14×14)
Helu Huahana Kumu EPM240

ʻO ke kumukūʻai kekahi o nā pilikia koʻikoʻi e kū nei i nā pahu pahu 3D, a ʻo Foveros ka manawa mua i hoʻopuka ai ʻo Intel iā lākou i ka leo kiʻekiʻe e hoʻomaikaʻi i kāna ʻenehana hoʻopihapiha alakaʻi.Ua ʻōlelo naʻe ʻo Intel, ʻo nā ʻāpana i hana ʻia i loko o nā pūʻolo 3D Foveros he mea hoʻokūkū kūʻai nui loa me nā hoʻolālā chip maʻamau - a i kekahi mau hihia, ʻoi aku ka liʻiliʻi.

Ua hoʻolālā ʻo Intel i ka puʻupuʻu Foveros e like me ke kumu kūʻai haʻahaʻa a hiki ke hoʻokō i nā pahuhopu hana i ʻōlelo ʻia e ka hui - ʻo ia ka puʻupuʻu haʻahaʻa loa i ka pūʻulu Meteor Lake.ʻAʻole i kaʻana like ʻo Intel i ka wikiwiki o ka Foveros interconnect / base tile akā ua ʻōlelo ʻo ia e hiki ke holo nā ʻāpana i kahi mau GHz 'ma kahi hoʻonohonoho passive (kahi ʻōlelo e hōʻike ana i ka noho ʻana o kahi mana ikaika o ka papa waena ke hoʻomohala nei ʻo Intel. ).No laila, ʻaʻole koi ʻo Foveros i ka mea hoʻolālā e hoʻololi i ka bandwidth a i ʻole ka palena latency.

Manaʻo pū ʻo Intel i ka hoʻolālā e hoʻonui maikaʻi ʻia ma ke ʻano o ka hana a me ke kumukūʻai, ʻo ia ka mea hiki ke hāʻawi i nā hoʻolālā kūikawā no nā ʻāpana mākeke ʻē aʻe, a i ʻole nā ​​ʻano like ʻole o ka mana kiʻekiʻe.

Ke ulu nui nei ke kumukūʻai o nā nodes holomua no kēlā me kēia transistor i ka wā e hoʻokokoke ana nā kaʻina hana silika i ko lākou palena.A ʻo ka hoʻolālā ʻana i nā modula IP hou (e like me nā pilina I/O) no nā node liʻiliʻi ʻaʻole ia e hāʻawi nui i ka hoʻihoʻi ʻana i ka hoʻopukapuka.No laila, ʻo ka hoʻohana hou ʻana i nā kīleʻa koʻikoʻi/chiplets ma nā 'kūpono maikaʻi' hiki ke mālama i ka manawa, ke kumu kūʻai, a me nā kumuwaiwai hoʻomohala, ʻaʻole e haʻi i ka maʻalahi o ke kaʻina hoʻāʻo.

No nā pahu hoʻokahi, pono e hoʻāʻo ʻo Intel i nā ʻāpana chip like ʻole, e like me ka hoʻomanaʻo a i ʻole nā ​​​​pilina PCIe, ma ke ʻano he hana hoʻopau manawa.ʻO ka hoʻohālikelike, hiki i nā mea hana chip ke hoʻāʻo i nā ʻāpana liʻiliʻi i ka manawa like e mālama i ka manawa.Loaʻa ka pōmaikaʻi o nā uhi i ka hoʻolālā ʻana i nā chips no nā pae TDP kikoʻī, no ka mea, hiki i nā mea hoʻolālā ke hana i nā ʻāpana liʻiliʻi like ʻole e kūpono i kā lākou makemake.

ʻO ka hapa nui o kēia mau mea i maʻa mau, a ʻo lākou nā mea like a pau i alakaʻi iā AMD i ke ala chipset ma 2017. ʻAʻole ʻo AMD ka mea mua i hoʻohana i nā hoʻolālā chipset-based, akā ʻo ia ka mea hana nui mua i hoʻohana i kēia kumumanaʻo hoʻolālā. hana nui ʻia i nā ʻāpana o kēia wā, kahi mea i manaʻo ʻia ua lohi iki ʻo Intel.Eia nō naʻe, ʻoi aku ka paʻakikī o ka ʻenehana hōkeo 3D i manaʻo ʻia ma mua o ka AMD's organic intermediary layer-based design, nona nā pono a me nā hemahema.

 图片1

E ʻike ʻia ka ʻokoʻa i nā pahu i hoʻopau ʻia, me ka ʻōlelo ʻana o Intel e manaʻo ʻia e loaʻa ka chip 3D stacked Meteor Lake i 2023, me Arrow Lake a me Lunar Lake e hiki mai ana i 2024.

Ua ʻōlelo pū ʻo Intel ʻo ka Ponte Vecchio supercomputer chip, e loaʻa ana ma mua o 100 billion transistors, e manaʻo ʻia aia ma ka puʻuwai o Aurora, ka supercomputer wikiwiki loa o ka honua.


  • Mua:
  • Aʻe:

  • E kākau i kāu leka ma aneʻi a hoʻouna mai iā mākou