XCVU9P-2FLGA2104I – Nā Kaapuni Hoʻohui, Hoʻokomo ʻia, Nā FPGA (Field Programmable Gate Array)
Huahana Huahana
ANO | HOIKE |
Māhele | Nā Kaapuni Hoʻohui (IC) |
ʻO Mfr | AMD |
moʻo | Virtex® UltraScale+™ |
Pūʻolo | pā |
Kūlana Huahana | ʻeleu |
ʻO DigiKey Programmable | ʻAʻole i hōʻoia ʻia |
Ka helu o nā LAB/CLB | 147780 |
Ka helu o nā Elements Logic / Cells | 2586150 |
Huina RAM Bits | 391168000 |
Ka helu o I/O | 416 |
Voltage - Hoʻolako | 0.825V ~ 0.876V |
ʻAno kau ʻana | Mauna ʻili |
Ka Mahana Hana | -40°C ~ 100°C (TJ) |
Pūʻolo / hihia | 2104-BBGA, FCBGA |
Pūʻolo Mea Mea Hoʻolako | 2104-FCBGA (47.5x47.5) |
Helu Huahana Kumu | XCVU9 |
Palapala & Media
ANO WAIWAI | LINK |
Pepa ʻikepili | Pepa ʻikepili Virtex UltraScale+ FPGA |
ʻIkepili Kaiapuni | Xiliinx RoHS palapala |
Nā Hoʻohālike EDA | XCVU9P-2FLGA2104I na SnapEDA |
Kaiapuni & Export Classification
HOOLAHA | HOIKE |
Kūlana RoHS | ROHS3 Hoʻokō |
ʻO ke kiʻekiʻe o ka naʻau (MSL) | 4 (72 hola) |
ECCN | 3A001A7B |
HTSUS | 8542.39.0001 |
Nā FPGA
Kumu o ka hana:
Hoʻohana nā FPGA i kahi manaʻo e like me ka Logic Cell Array (LCA), aia i loko o ʻekolu mau ʻāpana: ka Configurable Logic Block (CLB), ka Input Output Block (IOB) a me ka Interconnect Internal.ʻO Field Programmable Gate Arrays (FPGAs) he mau polokalamu hiki ke hoʻolālā ʻia me kahi hoʻolālā ʻokoʻa ma mua o nā kaapuni loiloi kuʻuna a me nā ʻīpuka e like me nā polokalamu PAL, GAL a me CPLD.Hoʻokō ʻia ka logic o ka FPGA ma ka hoʻouka ʻana i nā cell memory static internal me ka ʻikepili i hoʻonohonoho ʻia, ʻo nā waiwai i mālama ʻia i loko o nā cell memory e hoʻoholo i ka hana logic o nā cell logic a me ke ʻano o ka pili ʻana o nā modules i kekahi i kekahi a i ka I/ O.ʻO nā waiwai i mālama ʻia i loko o nā cell memory e hoʻoholo i ka hana logical o nā cell logic a me ke ʻano o ka pili ʻana o nā modules i kekahi i kekahi a i ʻole i ka I/Os, a ma hope o nā hana i hiki ke hoʻokō ʻia i ka FPGA, e ʻae ai i ka hoʻolālā palena ʻole. .
Hoʻolālā chip:
Ke hoʻohālikelike ʻia me nā ʻano hoʻolālā chip ʻē aʻe, koi ʻia kahi paepae kiʻekiʻe a me kahi kahe hoʻolālā kumu ikaika e pili ana i nā chips FPGA.ʻO ka mea kūikawā, pono e hoʻopili pono ʻia ka hoʻolālā i ka schematic FPGA, e ʻae ai i ka nui o ka hoʻolālā chip kūikawā.Ma ka hoʻohana ʻana i ka Matlab a me nā algorithms hoʻolālā kūikawā ma C, pono e hiki ke hoʻokō i kahi loli maʻemaʻe ma nā ʻaoʻao āpau a no laila e hōʻoia i ka laina me ka noʻonoʻo hoʻolālā chip mainstream o kēia manawa.Inā ʻo ia ka hihia, a laila pono ka nānā ʻana i ka hoʻonohonoho pono ʻana o nā ʻāpana a me ka ʻōlelo hoʻolālā kūpono e hōʻoia i kahi hoʻolālā chip hiki ke hoʻohana a heluhelu ʻia.ʻO ka hoʻohanaʻana i nā FPGA e hiki ai ke hoʻopau i ka papa, ka simulation code a me nā hana hoʻolālā e pili ana e hōʻoia i ka kākauʻana o ke code o kēia manawa ma keʻano a ua kūpono ka hoʻolālā hoʻolālā i nā koi hoʻolālā kiko'ī.Ma waho aʻe o kēia, pono e hoʻonohonoho mua ʻia nā algorithms hoʻolālā i mea e hoʻonui ai i ka hoʻolālā papahana a me ka pono o ka hana chip.Ma ke ʻano he mea hoʻolālā, ʻo ka hana mua ke kūkulu ʻana i kahi module algorithm kikoʻī e pili ana i ka code chip.ʻO kēia no ka mea e kōkua ana ke code i hoʻolālā mua ʻia e hōʻoia i ka hilinaʻi o ka algorithm a hoʻonui nui i ka hoʻolālā chip holoʻokoʻa.Me ka hoʻāʻo ʻana o ka papa holoʻokoʻa a me ka hoʻāʻo simulation, hiki ke hōʻemi i ka manawa pōʻai i hoʻopau ʻia i ka hoʻolālā ʻana i ka chip holoʻokoʻa ma ke kumu a me ka hoʻomaikaʻi ʻana i ke ʻano holoʻokoʻa o ka lako lako.Hoʻohana pinepine ʻia kēia hiʻohiʻona hoʻolālā huahana hou, no ka laʻana, i ka wā e hoʻomohala ai i nā mea hoʻohana pono ʻole.
ʻO ka luʻi nui i ka hoʻolālā FPGA, ʻo ia ke kamaʻāina i ka ʻōnaehana lako a me kāna mau kumuwaiwai kūloko, e hōʻoia i ka ʻōlelo hoʻolālā e hiki ai i ka hoʻonohonoho pono ʻana o nā ʻāpana a me ka hoʻomaikaʻi ʻana i ka heluhelu a me ka hoʻohana ʻana o ka papahana.Hoʻokomo kēia i nā koi kiʻekiʻe i ka mea hoʻolālā, pono e loaʻa ka ʻike ma nā papahana he nui e hoʻokō i nā koi.
Pono ka hoʻolālā algorithm e nānā i ke kūpono e hōʻoia i ka hoʻopau hope ʻana o ka papahana, e hāʻawi i kahi hopena i ka pilikia e pili ana i ke kūlana maoli o ka papahana, a me ka hoʻomaikaʻi ʻana i ka pono o ka hana FPGA.Ma hope o ka hoʻoholo ʻana i ka algorithm e kūpono ke kūkulu ʻana i ka module, e maʻalahi i ka hoʻolālā code ma hope.Hiki ke hoʻohana ʻia ke code i hoʻolālā mua ʻia i ka hoʻolālā code e hoʻomaikaʻi i ka pono a me ka hilinaʻi.ʻAʻole like me ASICs, ʻoi aku ka pōkole o ka hoʻomohala ʻana o nā FPGA a hiki ke hoʻohui ʻia me nā koi hoʻolālā e hoʻololi i ke ʻano o ka hāmeʻa, hiki ke kōkua i nā ʻoihana e hoʻomaka koke i nā huahana hou a hoʻokō i nā pono o ka hoʻomohala ʻana i ke kikowaena maʻamau i ka wā ʻaʻole oʻo nā protocol kamaʻilio.